# Proiectare logică

### Curs 9

# Aplicații ale bistabilelor: registre, convertoare, memorii RAM

Cristian Vancea

https://users.utcluj.ro/~vcristian/PL.html

# Cuprins

Aplicații ale circuitelor basculante bistabile

- Registre
- Aplicații ale registrelor
  - Registre de deplasare cu reacție
  - Convertoare serial-paralel / paralel-serial
  - Generatoare de secvențe
- Memorii RAM

### Registre

**Definiție** – registrele sunt circuitele logice secvențiale (CLS) care permit stocarea și/sau deplasarea datelor binare.

- Se implementează cu bistabile ca suport de memorare și circuite logice combinaționale care implementează diverse operații de scriere, citire, deplasare.
- Numărul de bistabile n = capacitatea registrului.
- Clasificare după funcționalitatea implementată:
  - de memorie;
  - de deplasare;
  - combinate;
  - universale.

### Registre de memorie

- Memorează biții de date în bistabile, 1 bit / bistabil.
- Încarcă datele de intrare în paralel (toți biții sincron la fiecare impuls).
- O linie de comandă indică operația de efectuat: memorare sau încărcare.
- Pentru inițializare se pot utiliza intrările asincrone.

Ex: n = 4 – Sinteza cu bistabile D flip-flop și reset asincron:



Obs: PL (parallel load)  $\rightarrow$  PL = 0 => memorare ( $Q_AQ_BQ_CQ_D^{t+1} = Q_AQ_BQ_CQ_D^t$ );  $\rightarrow$  PL = 1 => încărcare ( $Q_AQ_BQ_CQ_D^{t+1} = ABCD$ ).

### Registre de deplasare

- Realizează deplasarea biților unui număr binar la stânga, la dreapta sau în ambele sensuri (reversibil) în funcție de o comandă.
- Deplasarea biților se realizează cu câte o poziție la fiecare impuls de tact.
- Secvența introdusă pe intrarea serială la un capăt este reprodusă pe ieșirea bistabilului de la celălalt capăt cu o întârziere de *n* impulsuri de tact.

Ex: n = 4

Sinteza cu bistabile D flip-flop și reset asincron:



Obs<sub>1</sub>: Funcționare în timp:  $Q_A^{t+1} = S_{IN}$ ,  $Q_B^{t+1} = Q_A^t$ ,  $Q_C^{t+1} = Q_B^t$ ,  $Q_D^{t+1} = Q_C^t$ . Obs<sub>2</sub>: Valorile introduse serial (1 bit/impuls) pe intrarea  $S_{IN}$  (Serial Input) vor apărea pe ieșirea  $Q_D$  în aceeași ordine, după 4 impulsuri, apoi se pierd. <sup>5</sup>

### Registre combinate

Registru de memorie + registru de deplasare = registru combinat.

Ex: *n*= 4

Sinteza cu bistabile D flip-flop și reset asincron:



### Funcționare în timp:

- -> MODE = 00 => memorare  $(Q_AQ_BQ_CQ_D^{t+1} = Q_AQ_BQ_CQ_D^t);$
- $\rightarrow$  MODE = 01 => încărcare paralelă ( $Q_AQ_BQ_CQ_D^{t+1} = ABCD$ );
- $\rightarrow$  MODE = 10 => încărcare serială+deplasare ( $Q_AQ_BQ_CQ_D^{t+1} = S_{IN}Q_AQ_B^{\circ}Q_C^{t}$ ).

### Registre combinate (caz de utilizare)

• Deplasare la dreapta => valoarea din registru se împarte la 2 (împărțire



Exemple deplasare la dreapta:  $0110 \rightarrow 0011$  (6 -> 3)<sub>10</sub>

Obs<sub>1</sub>: Se pierde bitul  $Q_0$  1100 -> 0110 (12 -> 6)<sub>10</sub> Obs<sub>2</sub>: Apare 0 la stânga.

cel mai puțin semnificativ.  $0011 \rightarrow 0001 (3 \rightarrow 1)_{10}$ 

### Registre combinate (caz de utilizare)

 Deplasare la stânga => valoarea din registru considerând bitul cel mai semnificativ 0 se înmulțește cu 2.



$$\rightarrow$$
 MODE = 00 => memorare  $(Q_3Q_2Q_1Q_0^{t+1} = Q_3Q_2Q_1Q_0^t)$ ;

$$->$$
 MODE = 01 => încărcare paralelă ( $Q_3Q_2Q_1{Q_0}^{t+1} = D_3D_2D_1D_0$ );

-> MODE = 10 => deplasare la stânga 
$$(Q_3Q_2Q_1Q_0^{t+1} = Q_2Q_1Q_0^{0t});$$

bitul cel mai puţin semnificativ

Exemple deplasare la stânga: 
$$0110 -> 1100 (6 -> 12)_{10}$$

Obs<sub>1</sub>: Se pierde bitul 
$$Q_3$$
 1100 -> 1000 (4 -> 8)<sub>10</sub> Obs<sub>2</sub>: Apare 0 la dreapta. cel mai semnificativ. 0011 -> 0110 (3 -> 6)<sub>10</sub>

### Aplicații ale circuitelor basculante bistabile Registre universale

• Registru de memorie + deplasare în ambele direcții = registru universal.

Ex: n = 4 – Sinteza cu bistabile D flip-flop și reset asincron:



Functionare în timp:

- $\rightarrow$  MODE = 00 => memorare  $(Q_AQ_BQ_CQ_D^{t+1} = Q_AQ_BQ_CQ_D^t)$ ;
- $\rightarrow$  MODE = 01 => încărcare paralelă ( $Q_A Q_B Q_C Q_D^{t+1} = ABCD$ );
- -> MODE = 10 => încărcare serială prin intrarea S₁ (serial left) +

deplasare stânga D 
$$\rightarrow$$
 A ( $Q_A Q_B Q_C Q_D^{t+1} = Q_B Q_C Q_D S_L^t$ );

-> MODE = 11 => încărcare serială prin intrarea  $S_R$  (serial right) + deplasare dreapta A  $\rightarrow$  D ( $Q_A Q_B Q_C Q_D^{t+1} = S_R Q_A Q_B Q_C^t$ ).

### Aplicații ale registrelor – registre de deplasare cu reacție

• Registru de deplasare în inel (straight ring counter)

Ex: n = 4 – Sinteza cu registru de deplasare. Necesită reset asincron la

valoarea  $(Q_AQ_BQ_CQ_D)_2 = 1000$ :



Graful de tranziții:  $\overline{RST} -> 1000 -> 0100 -> 0010 -> 0001$ 

• Registru Johnson de deplasare în inel cu inversare (twisted ring counter)

Ex: *n*= 4



RST  $\longrightarrow$  RST  $\searrow$  S<sub>IN</sub>  $\searrow$  CLK  $\bigcirc$  Q<sub>A</sub> Q<sub>B</sub> Q<sub>C</sub> Q<sub>D</sub>  $\bigcirc$  Q<sub>3</sub> Q<sub>2</sub> Q<sub>1</sub> Q<sub>0</sub>

Graful de tranziții:

RST -> 0000 -> 1000 -> 1100 -> 1110 -> 1111 -> 0111 -> 0011 -> 0001

# Aplicații ale circuitelor basculante bistabile Aplicații ale registrelor – memorie FIFO (first-in, first-out)

- Sunt memorii în care datele se obțin la ieșire în ordinea în care s-au scris.
- Se implementează cu registre de deplasare.
- Numărul maxim de cuvinte stocate = capacitatea memoriei.
- Capacitarea memoriei n este dată de capacitatea registrelor de deplasare.
- Dimensiunea m a unui cuvânt stocat este dată de numărul de registre utilizate.

Ex: FIFO pe 2 biţi de capacitate 4 (m = 2, n = 4)



Obs: Datele de dimensiune m=2 biți se înscriu pe intrările seriale  $S_{IN}$  și se citesc după n=4 impulsuri de tact pe ieșirile  $Q_D$  ale registrelor.

### Aplicații ale registrelor – memorie LIFO (last-in, first-out)

- Sunt memorii în care datele se obțin la ieșire în ordinea inversă a scrierii.
- Se implementează cu registre universale.
- Numărul maxim de cuvinte stocate = capacitatea memoriei.
- Capacitarea memoriei n este dată de capacitatea registrelor de deplasare.
- Dimensiunea *m* a unui cuvânt stocat este dată de numărul de registre utilizate.

Ex: LIFO pe 2 biţi de capacitate 4 (m = 2, n = 4)



Obs<sub>1</sub>: Datele de dimensiune m=2 biți se înscriu pe intrările seriale  $S_R$  când MODE=11 și se citesc când MODE=10 pe ieșirile  $Q_A$  ale registrelor.

Obs<sub>2</sub>: Nr. scrieri – Nr. citiri ≤ capacitatea memorei, altfel vor avea loc pierderi de date –> de evitat.

Aplicații ale registrelor – conversie serial-paralel (SIPO – serial-input, parallel-output)

- Se implementează cu registru de deplasare de capacitate n.
- La fiecare n operații de scriere serială pe intrarea  $S_{IN}$  se realizează o citire paralelă a biților înscriși.

Ex: *n*= 6



Obs: Datele se înscriu serial în n=6 impulsuri de tact începând cu bitul cel mai puțin semnificativ și terminând cu cel mai semnificativ, iar apoi sunt disponibile pe ieșiri pentru citire paralelă numai pe durata următorului impuls.

Aplicații ale registrelor – conversie paralel-serial (PISO – parallel-input, serial-output)

- Se implementează cu registru combinat de capacitate n.
- La fiecare operație de scriere paralelă se realizează *n* operații de citire serială a biților înscriși.



Obs<sub>1</sub>: Când MODE=01 numărul  $D_4D_3D_2D_1D_0$  se înscrie paralel într-un impuls de tact, iar apoi, în configurația de deplasare MODE=10, biții se pot citi serial de pe ieșirea  $Q_F$  pe durata a n=5 impulsuri de tact.

Obs<sub>2</sub>: Citirea se realizează începând cu bitul cel mai puțin semnificativ și terminând cu cel mai semnificativ.

14

### Aplicații ale registrelor – generatoare de secvențe

- Generează un set de numere binare pe *n* biți care se repetă în aceeași ordine. În cadrul setului (secvenței) numerele apar o singură dată.
- Secvențele de lungime finită = secvențe deterministe.
- Secvențele deterministe, aparent aleatoare, de lungime maximă = secvențe pseudoaleatoare.
- Sinteza se face cu registru de deplasare combinat, care conțin circuite logice combinaționale adecvate în calea de reacție.

Ex: Generator de secvențe pseudoaleatoare pe n = 3 biți



- MODE = 01 -> Se încarcă valoarea 100
- MODE = 10 -> Funcționare în bucla repetitivă:

Obs: Se evită intrarea în starea 000.

### **Memorii RAM (Random Access Memory)**

• Memoria RAM realizează operații de scriere și citire a datelor la adresa indicată pe liniile de adresă => memorie ROM + scriere.



- 2. Matrice de bistabile RS-latch în configurație D;
- 3. Multiplexor (MUX)  $2^n$ :1 cu calea de date pe b biţi.
- Are o intrare de activare (pe 0 logic) numită  $\overline{\rm En}$  (Enable).
- Are o intrare de comandă pentru scriere numită WE (Write Enable):
  - WE = 0 − se citesc datele la adresa specificată pe liniile de adresă;
  - WE = 1 se scriu datele de la adresa specificată pe liniile de adresă.
- Are o intrare de adresă pe n biți magistrală (bus) de adresă.
- Are o magistrală de date pe b biți bidirecțională utilizată atât la scriere cât și la citire. Există și variante cu 2 magistrale unidirecționale pentru scriere și citire.

### Memorii RAM (Random Access Memory)

- Organizarea memoriei:
  - n numărul de biți de adresă => numărul de cuvinte de memorie =  $2^n$
  - *b* numărul de biți ai unui cuvânt de memorie (de obicei putere a lui 2)
  - capacitatea memoriei =  $2^n xb$
  - se poate mări capacitatea folosind mai multe memorii:
    Ex<sub>1</sub>: Mărirea cuvântului de memorie de la 2 la 4 biți pentru o memorie cu 256 cuvinte.



### Memorii RAM (Random Access Memory)

- Organizarea memoriei:
  - se poate mări capacitatea folosind mai multe memorii:
    Ex<sub>2</sub>: Dublarea numărului de cuvinte pe 2 biți de la 256 la 512.



### Memorii RAM (Random Access Memory)

- Organizarea memoriei:
  - se poate mări capacitatea folosind mai multe memorii:

 $Ex_3$ : 4 x numărul de cuvinte + 4 x numărul de biți / cuvânt => RAM1024x8 (1KB)



### **Memorii RAM (Random Access Memory)**

- Sunt memorii volatile pierd informația stocată după oprirea alimentării.
- Clasificare:
  - DRAM (Dynamic RAM)
    - > Conține celule de memorie în tehnologie bazată pe condensatoare;
    - ➤ Necesită operații de reactualizare (refresh) a conținutului memoriei la anumite intervale de timp pentru a preîntâmpina descărcarea condensatoarelor și deci pierderea datelor => sunt mai lente, au capacitate mai mare și se folosesc pe post de memorie de bază în calculatoare;
    - ➤ Varianta sincronă cu semnal de tact CLK => SDRAM (Synchronous DRAM).
  - SRAM (Static RAM)
    - Conține latch-uri realizate cu tranzistoare care nu pierd informația cât timp sunt alimentate;
    - ➤ Sunt mai rapide, au capacitate mai mică și se folosesc pe post de cache în procesoare;
    - ➤ Nu necesită refresh;
    - Există și în varianta sincronă cu semnal de tact CLK => SSRAM (Synchronous SRAM).

### Studiu comparativ

Implementarea unui numărător

Cu bistabile JK (eficient)



 Cu registru și sumator (resurse multe => cost și consum ridicate; calea de propagare lungă => frecvență CLK mică)



#### Studiu de caz



Implementarea instrucțiunii de salt JUMP (GO-TO, bucle) în procesoare



